Fundamentos VLSI con Cadence Design Framework II | Universitat Politècnica de València UPV

Lainnya
Tahun2011
Durasi1h 58m

poliMedia UPV

Mungkin Anda Juga Suka

Komentar

4 Komentar

Lotfy ShwyiaNov 3, 2025

Título: Fundamentos VLSI con Cadence DFII: Verificación del Diseño Físico Descripción automática: En este video, el profesor del Departamento de Ingeniería Electrónica de la Universidad Politécnica de Valencia explica la verificación del diseño físico de un inversor utilizando herramientas de CAD, con énfasis en el uso de Diva para chequear las reglas de diseño. El profesor detalla cómo se verifica la correspondencia entre el diseño esquemático y la implementación física del layout, señalando la importancia de respetar las reglas de diseño para asegurar la fabricabilidad del producto y un alto rendimiento en la producción. Se muestra cómo se lleva a cabo la verificación de las reglas de diseño físico y eléctrico mediante un chequeo exhaustivo que busca discrepancias y violaciones. Las reglas de cobertura de las capas y parámetros como dimensiones y separaciones entre componentes son enfatizadas. También se examinan las capas activas y pasivas para detectar posibles errores y realizar l

Yaceer 🦋Nov 3, 2025

Título: Fundamentos VLSI con Cadence DFII: Introducción al Diseño Físico Autor/a: Larrea Torres Miguel Ángel Curso: Este vídeo es el 3/4 del curso Fundamentos VLSI con Cadence Design Framework II. •FundamentosVLSIconCadenceDesignFramew... Universitat Politècnica de València UPV: Más vídeos en: /valenciaupv Accede a nuestros MOOC: #cadence #design #framework #ii #diseño #vlsi #simulación #eléctrica #spectre #electrónica

Nigist TadesseNov 3, 2025

Título: Fundamentos VLSI con Cadence DFII: Simulación Básica del Diseño Eléctrico Descripción automática: En este video, el profesor del Departamento de Ingeniería Electrónica de la Universidad Politécnica de Valencia explica el proceso de simulación básica de un diseño eléctrico utilizando el software VLSI con Cadence y el simulador Spectre. El profesor comienza describiendo cómo, una vez creada una celda esquemática y su símbolo asociado, se procede a verificar su correcto funcionamiento a través de la creación de una nueva célula llamada "test bench", que incluirá la célula a estudiar junto con todos los elementos necesarios para su simulación, como estímulos y cargas. En el ambiente de Cadence Virtuoso, configura el entorno de simulación y realiza una simulación transitoria, la cual es común en sesiones de introducción al diseño de circuitos. A través de la ventana de formas de onda, se visualizan los resultados de la simulación, mostrando el comportamiento del diseño eléctrico baj

Kweku leeNov 3, 2025

Título: Fundamentos VLSI con Cadence DFII: Introducción a Esquemas y Símbolos Descripción automática: En este video, el profesor del Departamento de Ingeniería Electrónica de la Universidad Politécnica de Valencia brinda una sesión sobre el software de diseño electrónico y la introducción a esquemas y símbolos en el contexto del diseño de circuitos básicos VLSI. Explica cómo se construye la implementación del diseño partiendo de bloques básicos en una aproximación 'bottom-up', incluso si la concepción previa fue 'top-down'. Muestra cómo se utilizan las células contenidas en las librerías de diseño del software Cadence, editando la representación topológica de un bloque básico y creando su representación esquemática. Resalta la importancia de que el diseño sea parametrizable e introduce al Virtuoso Schematic Composer como herramienta para el esquematizado. Realiza una demostración práctica creando una nueva librería y desarrollando un bloque de diseño básico: un inversor parametrizable.